新华社上海5月29日电(记者吴振东)复旦大学科研团队克日在集成电路底子研究范围取得一项突破。他们发现了让单晶体管“一小我私家干两小我的活”的新逻辑机关,使晶体管面积放大50%,存储算计的同步性也进一步晋职。假设获胜家当化,将推动集成电路向更轻、更快、更小、功耗更低偏向发展。关连钻研功效已在线颁布于《自然·纳米妙技》。
“这项钻研任务的中心模式是行使原子晶体硫化钼做出了新组织晶体管。在此基本上,团队发明了新的单晶体管逻辑机关,在单晶体管上完成了逻辑运算的‘与’和‘或’。”复旦大学微电子学院传授周鹏说。
“与”和“或”是形成合计系统的最基本逻辑单位。该研究工作使晶体管面积缩小50%,无效降低了利润,而原本重要两个独立晶体管能耐完成逻辑遵命,当时只要一个晶体管就可。研究还发现了可层数调控的晶体管逻辑本色,并供给光切换逻辑功用选项。
据引见,这一新的逻辑架构梗概通过器件级存算一体路径破解数据传输壅闭瓶颈问题,攻破了现有逻辑零碎中冯·诺依曼架构的制约。对此,周鹏打了个好比:“原来咱们算计与存储数据重要两个房间跑,而而今全部数据的算计和存储都在对立个房间筹划。”
在冯·诺依曼架构下,计较和存储是彼此连络的。“也许分明为,房间A顺带用来合计数据,房间B用来存储数据,数据在经由合计后要通过电子借由导线从房间A传输到房间B,这条导线就相当于邻接两个房间的走廊。”周鹏表现,斯时,数据的共计速度愈来愈快,但存储速率与传输速率却未能得到同步提拔,冯·诺依曼架构的限度就主要体那会共计速率、存储速率与传输速度的不相受室。
而复旦科研团队的研讨则在物理架构上突破了冯·诺依曼架构的限制,只需“一个房间”就可实现较量争论和存储的从命,即“房间”内分层工作,第一层卖命计较,第二层禁受存储,两个表层在垂直空间上形成堆叠。
“就像两张纸摞在共同,它们在空间上是重叠着的,数据的计算与存储只不过在原地被相对于举高了一些罢了。较量争论层的沟道电流或许影响到存储层,从而开脱传输环节,完成存算一体、原位存储。”周鹏说。
据简介,单晶体管逻辑结构研究假设得以继续推进,使用于规模化生产,将推动集成电路往更轻、更快、更小、功耗更低的偏袒发展。
新闻排行榜
返回顶部